forward

Беспроводная инфраструктура

Описание:
The circuit, shown in Figure 1, is a wideband receiver front end based on the ADA4960-1 ultralow noise differential amplifier driver and the AD9434 12-bit, 500 MSPS analog-to-digital converter.


The third-order Butterworth antialiasing filter is optimized based on the performance and interface requirements of the amplifier and ADC. The total insertion loss due to the filter network, transformer, and other resistive components is only 1.2 dB.


The overall circuit has a bandwidth of 290 MHz with a pass-band flatness of 1 dB. The SNR and SFDR measured with a 140 MHz analog input are 64.1 dBFS and 70.4 dBc, respectively.



Figure 1. 12-Bit, 500 MSPS Wideband Receiver Front End (Simplified Schematic: All Connections and Decoupling Not Shown) Gains, Losses, and Signal Levels Measured Values at 10 MHz

Возможности:

  • 12-Bit, 500MSPS Wideband Receiver
  • Antialiasing Filter
  • Low Distortion Differential Driver
  • 64dB SNR @ 140MHz Input
  • 70dB SFDR @ 140MHz Input

Документация:
  • Схемотехника
  • Топология платы
Описание:
Satisfy Your Curiosity
Your next embedded design idea has a new home. Curiosity is a cost-effective, fully integrated 8-bit development platform targeted at first-time users, Makers, and those seeking a feature-rich rapid prototyping board. Designed from the ground-up to take full advantage of Microchip's MPLAB X development environment, Curiosity includes an integrated programmer/debugger, and requires no additional hardware to get started.

Your Tool for Function Enablement
Curiosity is the perfect platform to harness the power of modern 8-bit PIC® Microcontrollers. Its layout and external connections offer unparalleled access to the Core Independent Peripherals (CIPs) available on many newer 8-bit PIC MCUs. These CIPs enable the user to integrate various system functions onto a single MCU, simplifying the design and keeping system power consumption and BOM cost low.

Internet of Things Ready
Have an IoT design idea? Curiosity can make it real. Out of the box, the development board offers several options for user interface - including physical switches, an mTouch™ capacitive button, and an on-board potentiometer. A full complement of accessory boards is available via the MikroElectronika Mikrobus™ interface footprint.
In addition, Bluetooth Low Energy communication can easily be added using an available Microchip RN4020 module.

Visit our Curiosity Design Center for Code Examples and other information.
Возможности:

    Visit our Curiosity Design Center for Code Examples and other information.


    • Supports 8-, 14-, 20-pin 8-bit PIC® Microcontrollers with low voltage programming capability
    • Integrated Programmer/Debugger with USB Interface
    • Integrates seamlessly with MPLAB X IDE and Code Configurator
    • Various user interface options - mTouch button, analog potentiometer, and physical switches
    • Mikrobus™ support with over 100 MikroElectronika Click™ add-on boards available
    • RN4020 Bluetooth module footprint
    Note: USB mini-B cable required, not included

Документация:
  • Даташит
  • Програмное обеспечение
  • Тестирование
Описание:
RF based Remote Controls are becoming more prevalent as they enable non line-of-sight and provide bi-directional communication. A high-end remote control typically has a graphics display, a number of keys and a radio to communicate with the target devices.

Microchip’s Remote Control Demo Board (Part # DM240315-2) integrates Graphics, mTouch, USB and RF4CE into a single demo. The board demonstrates a remote populated with PIC24FJ256DA210 MCU, 3.5" Graphical TFT LCD with resistive touch screen, capacitive touch keys with plastic overlay, MRF24J40 2.4 GHz transceiver and ZENATM wireless Adapter.

The Remote Control Demo board offers the complete software and hardware including:
  • Bill of Materials
  • Schematics
  • Reference Code
Возможности:

    • Integrates Graphics, mTouch, USB and RF4CE
    • Stylish and Modern User Interface with colorful 3.5” QVGA graphical display, resistive touch screen and mTouch keys
    • Low cost Graphics and high integration with PIC24F “DA” family
    • Simple hardware layout
    • MRF24J40MA - A 2.4 GHz IEEE 802.15.4 radio transceiver
    • ZENATM wireless Adapter
    • Wireless Remote Control Utility that runs on the target computer

Документация:
  • Програмное обеспечение
  • Тестирование
Описание:

В данном базовом проекте генерируется выходное напряжение 5,1 В при выходном токе 9 А из входного напряжения 48 В. Данный преобразователь также можно использовать с автомобильной шиной напряжения 48 В.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Подходит для применения в телекоммуникационных системах
  • Малые габариты решения (силовое звено: 24 мм x 44 мм)
  • Для ослабления отражённых пульсаций добавлен входной фильтр
  • Очень низкий коэффициент нестабильности по нагрузке

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
Описание:

PMP4482 представляет собой базовый проект полнофункционального модуля питания, среди функций которого можно выделить функции защиты от пониженного напряжения/ повышенного напряжения/ повышенного тока на выходе и пониженного входного напряжения. Данный проект генерирует выходное напряжение с диапазоном 0,7 В – 2 В при токе нагрузки до 50 А с использованием TPS40428 и CSD95372. Встроенные датчики температуры и тока позволяют повысить точность и избавиться от необходимости в использовании дискретных компонентов. Данный проект также имеет возможность объединения с другой печатной платой для поддержки тока нагрузки до 120 А путём простого подключения. Данное решение имеет такие функции, как запуск с предварительным смещением, отслеживание, возможность параллельного включения с другим источником питания для увеличения тока нагрузки и интерфейс PMBus для возможности гибкого конфигурирования.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Отслеживание внешнего сигнала
  • Возможность параллельного включения с другим источником питания для увеличения тока нагрузки и распределения тока по фазам
  • Запуск с предварительным смещением
  • Интерфейс PMBus для конфигурирования и сбора телеметрии
  • Малогабаритное решение: 33 мм (Д) x 23 мм (Ш) x 8,5 мм (В)

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте представлена простая и эффективная схема инвертирования напряжения на базе TPS62125 для использования с шинами отрицательного напряжения с низким уровнем энергопотребления, присутствующими, например, в оптических модулях. Данная конфигурация была протестирована, и к данному проекту прилагаются подробный отчёт о результатах тестирований и объяснение принципа работы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Для создания полноценного решения требуются всего лишь 6 внешних компонентов
  • МС доступна в SON-корпусе с габаритами 2 мм x 2 мм для достижения минимальных размеров решения
  • Функция обнуления выходного напряжения, активируемая пользователем
  • КПД 85% в широком диапазоне изменения нагрузки
  • Выходной ток до 120 мА при входном напряжении 5 В
  • Программируемые пользователем пороги включения и выключения

Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Решение для разработки небольших сотовых базовых станций. Оно предоставляет два реальных канала приема, два комплексных канала передачи и общий реальный канал обратной связи. Эта конструкция обладает производительностью больших станций, но при этом имеет небольшие размеры. Текущий дизайн сделан для частотного диапазона до 20 МГц.

Возможности:

  • 2 ComplexT x канала;
  • 2 Shared Real FB канала;
  • 2 Real Rx канала;
  • 30.72M типовой вход;
  • Кварцевый генератор: CDCE72010;
  • Управление: USB/ Последовательный интерфейс;
  • Источник питания 6 В.

Документация:
  • Схемотехника
  • BOM
Описание:

Референс дизайн, и связанный с ним код Verilog, может быть исользован в качестве отправной точки для взаимодействия ПЛИС Altera c высокоскоростными LVDS интерфейсами аналого-цифровых и цифро-аналоговых преобразователей.

 

Возможности:

  • Этот дизайн представляет собой исключительно прошивку и детельно обсуждается в целях понимания;
  • Пример кода Verilog является простой отправной точкой для высокоскоростных решений на основе ПЛИС;
  • Дизайн легко распространяется на другие высокоскоростные преобразователи данных TI;
  • АЦП и ЦАП разделены между собой на тот случай, если требуется только одно решение;
  • Временные ограничения интерфейса подробно обсуждаются для АЦП и ЦАП;
  • Прошивка протестирована с помощью доступных оценочных плат TI.

Возможность заказа
  • Заказать BOM
Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данный базовый проект представляет собой руководство для системных разработчиков по схемотехнике и трассировке печатных плат с АЦП с частотами выборок свыше 1 GSPS. Используйте данный базовый проект вместе с технической документацией – последняя всегда является истиной в последней инстанции. Кроме того, базовая печатная плата ADC1xDxxxx(RF)RB делает данный базовый проект максимально полезным. Все исходные файлы проекта для данной базовой платы наряду с условными обозначениями АЦП для CAD/ CAE доступны для скачивания на веб-странице продукта или на странице проектов от TI. В данном документе под АЦП или АЦП с частотой выборок свыше 1 GSPS подразумеваются ADC12D1800RF, ADC12D1600RF, ADC12D1000RF, ADC12D800RF, ADC12D500RF, ADC12D1800, ADC12D1600, ADC12D1000, ADC10D1500, ADC10D1000, ADC12D1600QML и ADC10D1000QML.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • В данном документе рассматриваются вопросы аналогового входа, входа тактового сигнала и дизайна системы питания
  • Рассматриваются вопросы трассировки с точки зрения синхронизации различных устройств
  • Акцент на основных моментах, связанных со схемотехникой и трассировкой печатных плат с АЦП с частотами выборок свыше 1 GSPS
  • Приводятся примеры в виде файлов трассировки проекта

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW308x представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «цифровой код – РЧ», который способен генерировать сигналы со смежным РЧ-спектром с полосой частот до 600 МГц. В данном системе представлен базовый пример того, как можно использовать DAC34x8x, интеллектуальный модулятор TRF3705 и LMK0480x для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400EVM) может быть использован для генерирования случайных сигналов узкополосных и широкополосных РЧ-сигналов. В данном проекте приводятся примеры конфигураций для генерирования тестовых сигналов, удовлетворяющих требованиям стандарта WCDMA.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного передатчика с преобразованием «цифровой код – РЧ»
  • Генерирование сигналов со смежным РЧ-спектром с полосой частот до 600 МГц
  • Генерирование РЧ-сигналов с частотами от 3000 МГц до 4 ГГц
  • Интегрированные РЧ-усилитель и аттенюатор
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

TSW1265EVM представляет собой пример проекта решения двухканального широкополосного приёмника-преобразователя «РЧ – цифровой код», который способен оцифровывать сигналы со спектром до 125 МГц. В данном системе представлено базовый пример того, как можно использовать ADS4249, LMH6521, LMK0480x и двухканальный смеситель для решения данной задачи. Данный базовый отладочный модуль в связке с картой захвата (такой как, например, TSW1400) может быть использован для захвата и анализа узкополосных и широкополосных сигналов. В данном проекте приводятся инструкции по изменению низких и промежуточных частот в соответствии с требованиями различных применений. TIDA-00073 был реализован с использованием аппаратного обеспечения TSW1265EVM.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 125 МГц
  • Поддержка РЧ-сигналов с частотами от 1700 МГц до 2200 МГц (в зависимости от смесителя – возможность заменить смеситель на другой из того же семейства)
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект представляет собой широкополосный базовый проект комплексного приёмника и отладочную платформу, которая идеально подойдёт для использования в качестве приёмника с обратной связью для цифрового предыскажения передатчика. Сигнальная цепь данного отладочного модуля идеально подойдёт для применений с комплексной обратной связью с высокими частотами среднего диапазона и включает в себя комплексный демодулятор, а также двухканальный усилитель с цифровым управлением и переменным коэффициентом усиления (DVGA) LMH6521 и 12-битный двухканальный АЦП ADS5402 с частотой выборок 800 MSPS от TI. Благодаря возможности изменения интегрированных фильтрующих компонентов данную сигнальную цепь можно настроить для широкого ряда диапазонов частот. Данный отладочный модуль также включает в себя фильтр джиттера тактового сигнала LMK04808 c двумя контурами ФАПЧ и интегрированным генератором от TI для организации решения с малошумящим тактовым сигналом. Коэффициент усиления DVGA LMH6521 управляется с помощью графического интерфейса пользователя или посредством высокоскоростного разъёма с помощью ППВМ.

Данный базовый проект имеет характер аппаратно-программного решения.

Возможности:

  • Полноценное решение комплексного широкополосного приёмника с преобразованием «РЧ – цифровой код»
  • Возможность дискретизации с частотой до 800 МГц
  • По умолчанию поддерживаются РЧ-сигналы с частотами от 1800 МГц до 2400 МГц, возможность поддержки диапазона от 700 МГц до 3 ГГц
  • Интегрированный DVGA для управления коэффициентом усиления
  • Платформа для простой отладки с программным обеспечением TSW1400 и HSDC Pro для анализа

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В базовом проекте описывается использование TSW3085EVM с генератором шаблонов TSW3100 для проведения тестовых измерений коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM) LTE-сигналов основной полосы. Благодаря использованию графического интерфейса пользователя LTE в TSW3100 шаблоны загружаются на TSW3085EVM, который состоит из DAC3482, TRF3705 и LMK04806

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Аппаратный базовый проект и демонстрационная платформа для создания полноценного передатчика «цифровой код – РЧ»
  • В данном проекте описаны подготовка и процесс измерения значений таких характеристик модулированных сигналов, как коэффициента мощности в соседнем канале (Adjacent Channel Power Ratio, ACPR) и величины вектора ошибки (Error Vector Magnitude, EVM)
  • Результаты заносятся в таблицу с целью внешнего тактирования ЦАП, а также с целью использования внутренней ФАПЧ ЦАП
  • Простая в использовании отладочная платформа для проведения измерений в соответствии со стандартами

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Схемы аналоговых интерфейсов, представленные в данном базовом проекте, обычно используются для сопряжения цифро-аналоговых преобразователей (ЦАП) на базе источников тока и квадратурных модуляторов. Несмотря на то, что в данном базовом проекте в качестве примера высокоскоростного ЦАП от TI используется DAC348x, данные схемы с небольшими изменениями могут применяться и для других преобразователей на базе источников тока. DAC348x и аналоговый интерфейс TRF3705 по умолчанию устанавливаются на отладочные модули TSW308xEVM. И DAC348x, и TRF3705 спроектированы с одинаковыми постоянными напряжениями смещения и параметрами размаха переменного тока для обеспечения однородного интерфейса. Также описываются прочие топологии схем для соответствия другим постоянным напряжениям смещения и параметрам размаха переменного тока. Выбрав правильные напряжение смещения и параметры размаха переменного тока, разработчики использовать данные схемы в соответствии с требованиями их применений с целью обеспечения оптимальной работы системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Проводится анализ интерфейса на TSW308x для демонстрации непосредственного подключения между DAC3484 и TRF3705
  • Демонстрируются и объясняются общие принципы сопряжения между ЦАП на базе источников тока и I/Q-модуляторами
  • Spice-модели TINA для различных сетей интерфейсов с постоянным и переменным током, а также интерфейсов с фильтрами с целью удовлетворения нужд заказчиков

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного усилителя LMH6554 выполнять преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны LMH6554:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 82 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 80 dBFs; ОСШ – свыше 68 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

В данном базовом проекте демонстрируется способность высокоскоростного THS4509 производить преобразование несбалансированного сигнала в дифференциальный для управления высокоскоростными аналого-цифровыми преобразователями (АЦП) при сохранении превосходных характеристик по шумам и искажениям. Демонстрируются зависимости характеристик от частоты входного сигнала для приложений как с фильтрацией постоянной составляющей, так и без неё при сопряжении с четырёхканальным 14-битным АЦП ADS4449 с частотой выборок 250 MSPS. Для соответствия требованиям широкого ряда приложений приводятся различные варианты синфазных напряжений, источников питания и интерфейсов. Также приводятся примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы, которые они вносят.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Высокоскоростное преобразование несбалансированного сигнала в дифференциальный при сохранении превосходных характеристик
  • Характеристики системы при управлении ADS4449 со стороны THS4509:
    • первая зона Найквиста: динамический диапазон, свободный от паразитных составляющих (SFDR) – свыше 77 дБ в полной мощности сигнала (dBFs); отношение «сигнал-шум» (ОСШ) – свыше 71 dBFs;
    • вторая зона Найквиста: SFDR – свыше 69 dBFs; ОСШ – свыше 67 dBFs
  • Примеры интерфейсов с фильтрацией постоянной составляющей и без неё
  • Примеры сглаживающих фильтров наряду с указанием улучшений характеристик системы
  • Указываются особенности дизайна источника питания усилителя для достижения наилучших характеристик системы

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

JESD204B является новейшим веянием в цифровых интерфейсах для преобразователей данных. Данный интерфейс обладает преимуществами высокоскоростной последовательной цифровой технологии, что позволяет добиваться выгоды в виде, например, увеличенной пропускной способности канала. В данном базовом проекте акцент делается на одной из сложностей адаптации данного нового интерфейса: понимание и определение времени задержки связи. В данном примере определяется время задержки связи в системе, содержащей АЦП LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Гарантированное определение времени задержки связи по интерфейсу JESD204B
  • Помогает понять компромисс между временем задержки связи и возможностью изменения времени задержки передачи последовательных данных
  • Возможность использования стандартного и процедурного подходов к определению времени задержки связи
  • Реализация интерфейса JESD204B с использованием АЦП ADC16DX370 или LM97937 от Texas Instruments и ППВМ семейства Kintex 7 от Xilinx

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

С помощью данного проекта возможно точно измерять ток, напряжение и мощность на шине -48 В и передавать эту информацию по интерфейсу, совместимому с I²C. Проект нацелен на применение в телекоммуникациях, так как наиболее распространённое телекоммуникационное оборудование питается отрицательным напряжением. В нём использованы INA226 и ISO1541. INA226 – это токовый шунт и монитор мощности со совместимым с I²C интерфейсом. Данное устройство точно измеряет указанные величины и использует ISO1541 для преобразования отрицательного напряжения в сигналы с опорой на земле. ISO1541– это малопотребляющий двунаправленный изолятор, совместимый с I²C.

Возможности:

  • Возможность измерения тока, напряжения и мощности на шине -48 В
  • Высокая точность:
    • смещение 10 мкВ (максимальное значение)
    • погрешность коэффициента усиления 0,1 % (максимальное значение)
  • Интерфейс, совместимый с I²C
  • Гальваническая развязка даёт возможность для связи между платами
  • Гальваническая развязка, совместимая с I²C, преобразует напряжение -48 В в сигналы с опорой на земле 
 

Возможность заказа
  • Заказать BOM
  • Заказать PCB
Документация:
  • Даташит
  • Схемотехника
  • BOM
Описание:

Это решение демонстрирует модификации платы, требуемые для приложений с поддержкой высокой пропускной способности и высокой частоты, использующий текущий источник ЦАП DAC38J84 с модулятором TRF3704. TRF3704 – это модулятор 6 ГГц, поддерживающий широкие диапазоны модуляций. DAC38J84 – это конвертер 2,5 Гвыборок/с, поддерживающий базовый диапазон 600 MГц. Комбинация облегчает работу на частотах и с пропускной способностью, которые ранее были недостижимы для высокопроизводительных систем связи.

Возможности:

  • Поддержка полосы пропускания 600 МГц, соответствующей полосы пропускания радиочастотного диапазона 1,2 ГГц;
  • Работа до 6 ГГц с хорошим коэффициентом усиления и линейностью характеристики;
  • Обеспечивает правильное преобразование сетевого интерфейса ЦАП для модулятора;
  • Обеспечивает резервирование для LPF между ЦАП и модулятором;
  • Вносит изменения для обеспечения плоской частотной характеристики ББ для приложений с высокой пропускной способностью;
  • TSW38J84 - это типовое решение с графическим интерфейсом, которое можно купить; любые изменения могут быть простестированы на этой отладочной плате.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Широкополосные РЧ-усилители требуют внешних разделительных конденсаторов и РЧ-дросселя для подачи напряжения смещения на коллектор выходного транзистора. По мере уменьшения рабочей частоты выбор данных компонентов должен изменяться для сохранения требуемого коэффициента усиления и уровня линейности устройства. В данном проекте приводятся рекомендации по изменениям печатной платы для адекватной работы широкополосного РЧ-усилителя наподобие TRF37x73 в диапазоне сверхнизких частот. Для демонстрации эффективности данного проекта в него включены результаты тестирований для сверхнизких (1 МГц – 50 МГц) и средних (20 МГц – 400 МГц) частот во всех диапазонах температуры и напряжения.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Приводятся рекомендации по изменениям печатной платы для работы на частотах до 1 МГц (минимальное значение)
  • Произведены изменения печатной платы для работы в диапазоне средних частот (от 20 МГц до 400 МГц)
  • Приводятся данные об изменениях коэффициента усиления, выходной точки пересечения третьего порядка (OIP3), коэффициента шума (NF) и точки децибельной компрессии (P1dB) во всех диапазонах температуры и напряжения

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Применение методов выравнивания – это эффективный способ компенсирования потерь в канале передачи по последовательному интерфейсу JESD204B в преобразователях данных. В данном базовом проекте использован ADC16DX370, сдвоенный 16-битный аналого-цифровой преобразователь (АЦП) на 370 MSPS, в котором используется метод выравнивания с ослаблением для подготовки последовательных данных для передачи со скоростью 7,4 Гбит/с. У пользователя существует возможность оптимизировать ослабление (DEM) и размах выходного напряжения (VOD) выходного драйвера, чтобы эти параметры канала находились в обратно пропорциональной зависимости. Эксперименты показывают чистый приём сигнала на расстоянии 20 дюймов с использованием материала FR-4.

Возможности:

  • Позволяет добиться высокоточной работы последовательного интерфейса JESD204B с учётом использования недорогих материалов печатной платы
  • Дает возможность прийти к пониманию ограничений, которые накладывают каналы с потерями, и освоить методы выравнивания для снятия этих ограничений
  • Использовать выверенный подход к оптимизации параметров выравнивания ADC16DX370
  • Базовый проект протестирован и включает в себя отладочный модуль, конфигурационное программное обеспечение и руководство пользователя

Документация:
  • Даташит
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Растущий спрос на беспроводные сети для обеспечения быстрой передачи данных пользователям увеличивает производительность приемопередающего оборудования для обеспечения достаточной пропускной способности и поддержки крупнейших стандартизированных несущих частот (с агрегацией частот в некоторых случаях), а также достаточную чувствительность приемника и динамический диапазон для работы в присутствии сильных блокирующих сигналов в рабочем окружении.

Это решение от TI описывает подсистему RF-приемника с 16-битным сэмплером, пропускная способность которого превышает 100 МГц, включающую понижающий микшер, цифровой усилитель с переменным коэффициентом усиления (DVGA), высокоскоростной конвейерный аналого-цифровой преобразователь (ADC), гетеродин (LO), RF-синтезатор и тактовый генератор устранения джиттера.

 

Возможности:

  • Реализует подсистему RF супергетеродинного приемника с входным диапазоном частот 700-2700 МГц, шириной полосы пропускания 100 МГц и 16-битным АЦП;
  • Ускоряет время разработки беспроводной связи, программного обеспечения для радио, военных или тестово-измерительных приложений с проверкой IF сигналов цепи;
  • Оценить этот дизайн легко с поддержкой сбора данных и инструментов анализа;
  • Эта конструкция протестирована и включает оценочный модуль (EVM), приложение для настройки и руководство пользователя.

Документация:
  • Схемотехника
  • BOM
  • Топология платы
  • Тестирование
Описание:

Базовый проект TSW38J84 EVM представляет собой платформу для демонстрации решения двухканального передатчика с интегрированным резонатором. В данном базовом проекте используется устройство 2.5 GSPS DAC38J84 с высококлассными модуляторами: TRF3722 (с интегрированными PLL/ VCO) и TRF3705. TRF3722 и TRF3705 можно объединить для создания двухканального решения, в котором TRF3722 будет выступать в роли локального резонатора (LO) для обоих модуляторов. Интерфейс связи между DAC38J84 и модуляторами, а также методы измерения характеристик совместной работы ЦАП и модуляторов могут варьироваться. Приведённые результаты измерений включают в себя измерения полосы пропускания, выходной точки пересечения третьего порядка, искажения гармоник и подавления частот за пределами полосы пропускания.

Возможности:

  • Полноценное решение двухканальной передачи «биты-РЧ» и использованием интерфейса JESD204B
  • Платформа для тестирования 2.5 GSPS DAC38J84 с двумя высококлассными модуляторами
  • Выходная частота TRF3722 и TRF3705 достигает 4 ГГц
  • Решение с поддержкой полосы пропускания до 1 ГГц
  • Решение двухканальной передачи для современных систем связи, военного назначения и контрольно-измерительных приборов

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:

Данный проект с TPS53355 и дросселем на верхнем слое печатной платы характеризуется высокой удельной мощностью благодаря уменьшению площади печатной платы, что позволяет данному проекту иметь КПД свыше 86% при потерях мощности всего лишь 1,8 Вт и пульсациях выходного напряжения с амплитудой 6 мВ, для чего требуются всего лишь 5 керамических выходных конденсаторов ёмкостью 100 мкФ.

Возможности:

  • КПД свыше 86% при входном напряжении 12 В, выходном напряжении 1 В и частоте переключения 650 кГц
  • Потери мощности 1,8 Вт при выходной мощности 12,6 Вт
  • Пульсации выходного напряжения с амплитудой 6 мВ
  • Увеличение выходного напряжения на 2,4 мВ при скачкообразном росте тока нагрузки с 3 А до 6 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 2,2 мВ при скачкообразном падении тока нагрузки с 6 А до 3 А со скоростью 2,5 А/мкс
  • Общее количество использованных компонентов – 39, включая МС

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Данная печатная плата позволяет использовать LMH5401 в качестве усилителя с низким коэффициентом усиления или в качестве аттенюатора.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Передача сигнала без фильтрации постоянной составляющей
  • Минимальный коэффициент усиления 0,5 В / В
  • Раздельные шины питания
  • Полоса пропускания 6 ГГц

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00539 содержит два контроллера TPS2378 PD для питания по витой паре нестандартных PoE устройств мощностью до 51 Вт. Используемый контроллер UCC2897A обладает высокой эффективностью и предоставляет отличные переходные характеристики обратноходового преобразователя: 19 В при 2,3 А.

 

Возможности:

  • Высокая эффективность преобразователя (93%) при передаче энергии по витой паре;
  • Доступна готовая плата и тестовые отчеты.

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект понижающего преобразователя с TPS53515 и дросселем, установленным над МС, позволяет уменьшить площадь печатной платы и имеет КПД свыше 87%, потери мощности 2,6 Вт при токе нагрузки 12 А и уровень пульсаций выходного напряжения 12 мВ, для чего требуется использование всего лишь 10 керамических выходных конденсаторов ёмкостью 22 мкФ каждый. Данный базовый проект источника питания поддерживает входное напряжение 12 В и генерирует выходное напряжение 1,2 В при выходном токе 12 А и частоте переключения 1 МГц.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • КПД свыше 87% при входном напряжении 12 В, выходном напряжении 1,2 В и частоте переключения 1 МГц
  • Потери мощности 2,6 Вт при выходной мощности 11,8 Вт
  • Пульсации выходного напряжения с амплитудой 12 мВ при выходном токе 5 А и частоте переключения 1 МГц
  • Увеличение выходного напряжения на 16 мВ при скачкообразном росте тока нагрузки с 5 А до 10 А со скоростью 2,5 А/мкс
  • Уменьшение выходного напряжения на 17 мВ при скачкообразном падении тока нагрузки с 10 А до 5 А со скоростью 2,5 А/мкс

Документация:
  • Схемотехника
  • BOM
  • Тестирование
Описание:

Проект TIDA-00597 способен генерировать напряжение питания для генератора тактового сигнала с крайне низким уровнем шумов.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Малошумящее решение для генератора тактового сигнала
  • Выходной ток до 800 мА
  • Низкий уровень фазовых шумов
  • Функция включения и отключения выходной мощности

Документация:
  • Схемотехника
  • BOM
Описание:

TIDA-00617 – Высокоэффективный управляемый обратноходовой преобразователь 5 В при 5 А. Решение основано на POE PD контроллере TPS23751.

 

Возможности:

  • Совместимость с IEEE802.3.at;
  • Высокая эффективность 93% (только преобразователь);
  • Включает отчеты тестов.

Документация:
  • Схемотехника
  • BOM
Описание:

В базовом проекте представлена широкополосная система преобразования несбалансированных сигналов в дифференциальные, предназначенная для систем как без фильтрации постоянной составляющей, так и с ней. Данный проект позволяет отладить работу каскады из LMH5401 и LMH6401, а также в нём объясняется принцип работы данной системы.

Данный базовый проект имеет характер аппаратного решения.

Возможности:

  • Полоса пропускания 4,5 ГГц и максимальный коэффициент усиления по напряжению 30 дБ
  • Диапазон коэффициента усиления 32 дБ с цифровым управлением и шагом 1 дБ
  • Система преобразования несбалансированных сигналов в дифференциальные с входным сопротивлением 50 Ом для систем как без фильтрации постоянной составляющей, так и с ней
  • Выходная точка пересечения третьего порядка (OIP3) при сопротивлении нагрузки 50 Ом:
    • 40 дБм при частоте 500 МГц;
    • 33 дБм при частоте 1 ГГц
  • Возможность управления выходным синфазным напряжением: VMID ±0,5 В
  • Компактный проект, который идеально подходит для переносных устройств благодаря низкой рассеиваемой мощности 645 мВт

Документация:
  • Схемотехника
  • BOM
Описание:

Проект TIDA-00685 обеспечивает быстрый отклик на скачкообразное изменение нагрузки GPRS-модуля.

Возможности:

  • Генерирование высокого выходного тока
  • Малое время отклика на скачкообразное изменение нагрузки
  • Малогабаритное решение
  • Оптимизированное по стоимости решение

Документация:
  • Схемотехника
  • BOM
Описание:
The TIDA-01405 design demonstrates an inverting power module (voltage inverter) to generate a –1.8V rail at up to 2A of current from a 3V to 15.2V input voltage. Such a negative voltage is required for many communications equipment systems as well as industrial equipment, such as test and measurement. Using the TPS82130 power module enables a very simple negative voltage inverter (inverting buck-boost) design to create a 1.8V negative output voltage at high 2A currents.
Возможности:

Simple Power Module Design Total Solution Size Less Than 50mm2 High Output Current of 2A (VIN ≥ 5V) Wide Input Voltage Range of 3V to 15.2V Low Noise (Less Than 10mV Output Ripple) 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
Описание:
This small and simple inverting power reference design features a high accuracy step-down converter in an inverting buck-boost topology. It generates a -12-V output at 400 mA of current from a 3-V to 4.5-V input voltage, enabling to cleanly power negative voltage rails in space-constrained applications such as optical networking systems for telecom infrastructure, active and distributed antenna systems or remote radio unit for wireless infrastructure, as well as for test and measurement applications in industrial.
Возможности:

High Negative Output Voltage of –12 V Total Solution Size Less Than 65mm2 High Output Current of 400mA Low Output Voltage Ripple (<0.5 %) Input Voltage Range of 3 V to 4.5 V 125°C Rated Solution

Документация:
  • Схемотехника
  • BOM
  • Топология платы
Описание:
TIDA-01512 uses the TPS53681 multiphase controller and CSD95490Q5MC Smart Power Stages to implement a high-performance design suitable for powering NXP QorIQ Communications Processors. The dual outputs of the controller target the 60-ATDC, 1.0-V core rail with a four-phase design and a 30-ATDC, 1.2-V auxilliary rail. Utilizing smart power stages and integrated PMBus™ functionality allows for easy output voltage setting, telemetry of key design parameters, and compensation adjustment. During validation a >50% reduction in output capacitance was seen over NXP 's reference board.

Возможности:

Dual Rail 4+2 Design - Targeting LS2085A/88A VDD and GVDD Rails PMBus monitoring of VIN, VOUT, IOUT, PIN, and POUT Dual Rail Temperature Monitoring Peak Efficiencies of 92% and 94% for VDD and GVDD Rails >50% reduction in COUT over NXP Eval Board

Документация:
  • Схемотехника
  • BOM

Сравнение позиций

  • ()